引用本文:
姚秋瑞,黄海生,李鑫,等. SDH中E1支路的去同步电路设计[J]. 光通信技术,2020,44(1):31-34.
姚秋瑞,黄海生,李 鑫,王 雪
(西安邮电大学 电子工程学院,西安 710121)
【下载PDF全文】 【下载Word】摘要:在同步数字体系(SDH)中,定位过程中的指针调整会使输出信号产生较大的抖动,为保证信号的质量,提出一种用于SDH中E1支路接收端的去同步电路。该电路由自适应滤波器和中等带宽的二阶数字锁相环(PLL)组成。PLL中的数控振荡器由串行累加器和双模分频器组成,采用鉴频鉴相并置的方法,并使用了数字滤波器。通过建立数学模型,对其工作过程及输出抖动进行分析。实验结果表明其性能指标可以满足ITU-T的相关标准。
关键词:同步数字体系;自适应滤波器;数字锁相环;抖动
中图分类号:TN492 文献标志码:A 文章编号:1002-5561(2020)01-0031-04
DOI:10.13921/j.cnki.issn1002-5561.2020.01.008
0 引言
在现代通信网中,主要的组成部分是传输系统[1]。同步数字体系(SDH)是目前数字传输系统的主流,在卫星通信、微波通信和光纤通信中有着广泛的应用[2]。在SDH系统中,由于各类噪声和映射过程中的码速调整,特别是定位过程中的指针调整,输出信号会产生较大的抖动。为了保证信号的质量,需要在接收端进行去同步处理,使输出信号满足ITU-T的相关标准。去同步电路主要分为2类:一类是由自适应滤波器和中等带宽的锁相环(PLL)构成[3],另一类仅由一个带宽很窄的数字PLL构成[4]。由于抖动的带宽很窄,很难用PLL直接滤掉,本文使用第一类去同步电路,根据自适应滤波器[5]的输出特点对数字PLL进行设计与研究。
6 结束语
本文提出了一种用于SDH中E1支路接收端的去同步电路。该电路由自适应滤波器和中等带宽的数字PLL组成,通过分析自适应滤波器的输出特点,对数字PLL建立数学模型,并对其工作过程及输出抖动进行分析。经过仿真验证,其性能指标可以满足ITU- T的相关标准,保证了接收信号的可靠性。